博客
关于我
强烈建议你试试无所不能的chatGPT,快点击我
ADI推出AD9528 JESD204B时钟和SYSREF发生器
阅读量:6155 次
发布时间:2019-06-21

本文共 1244 字,大约阅读时间需要 4 分钟。

hot3.png

1:根据ADI官网上对9361的介绍,其中还提到了与9361相配套的电源,时钟,LNA,PA等等功能部分需要的芯片,具体网页:

2: 

3:关于AD9371调试笔记()

4:AD9371介绍,有很多相关应用介绍 ()

5:

ADI近日宣布推出 AD9528 JESD204B 时钟和 SYSREF 发生器,以满足长期演进(LTE)和多载波 GSM 基站设计、防务电子系统、RF试验仪器和其他新兴宽带 RF GSPS 数据采集信号链的时钟要求。随着数据速率进入数千兆级,多通道同步和数据延迟管理成为系统必不可少的一部分,将 JESD204B 标准运用在高速转换器-数字处理器接口的做法在诸多最新应用中日益盛行。JESD204B 接口专门针对高数据速率系统设计需求而开发,AD9528 时钟器件内置可以支持和增强该接口标准特性的独特功能。

 

ADI推出AD9528 JESD204B时钟和SYSREF发生器 

ADI推出AD9528 JESD204B时钟和SYSREF发生器

AD9528 提供低功耗、多路输出时钟分配功能,具有低抖动性能,还配有片内集成两级锁相环 (PLL) 和电压控制振荡器 (VCO)。片内 VCO 的调谐范围为3.6 GHz 至4.0 GHz,搭载的输入接收器和振荡器可同时提供单端和差分工作模式。

AD9528 提供与 JESD204B 兼容的子类 1 SYSREF 和确定性延迟时钟信号,并且支持多种 SYSREF 信号发生选项。最基本的是一个简单的缓冲功能,其中,由用户提供的SYSREF信号被扇出至SYSREF输出引脚。如果为其提供外部SYSREF源,AD9528还能将SYSREF输出同步到内部产生的时钟输出,这是实现精确确定性延迟的必要条件。AD9528也能在内部生成 SYSREF 源。AD9528 既支持连续信号SYSREF发生,也支持“n次”脉冲生成。对于向其提供时钟的数据转换器,连续信号可能导致转换器输出频谱中出现无用杂散,在这种系统中,N次生成至关重要。

当连接到恢复的系统参考时钟和 VCXO 时,AD9528 产生1 MHz 至400 MHz 范围的12路低噪声输出,以及两路高速输出(最高1.25 GHz)。一路时钟输出相对于另一路时钟输出的频率和相位可通过分频器相位选择功能改变,该功能用作无抖动的时序粗调,其调整增量相当于 VCO 输出信号的半个周期。每个 SYSREF 信号都有额外的相位偏移能力,这样,在每个目标器件处,输入最佳到达时间就变非常简单。

报价与供货

产品

样片供货

全面量产

千片订量报价

封装

AD9528BCPZ

现在

现在

8.25美元/片

72引脚LFCSP

AD9528/PCBZ

评估板

现在

现在

190.00美元/片

不适用

运用 ADI 的AD9680双通道、14位、1.0 GSPS JESD204B ADC,可以把 AD9528 用在宽带 RF 数据采集应用设计中。

转载于:https://my.oschina.net/u/2963604/blog/3004823

你可能感兴趣的文章
HTML条件注释判断IE<!--[if IE]><!--[if lt IE 9]>
查看>>
发布和逸出-构造过程中使this引用逸出
查看>>
使用SanLock建立简单的HA服务
查看>>
Subversion使用Redmine帐户验证简单应用、高级应用以及优化
查看>>
Javascript Ajax 异步请求
查看>>
DBCP连接池
查看>>
cannot run programing "db2"
查看>>
mysql做主从relay-log问题
查看>>
Docker镜像与容器命令
查看>>
批量删除oracle中以相同类型字母开头的表
查看>>
Java基础学习总结(4)——对象转型
查看>>
BZOJ3239Discrete Logging——BSGS
查看>>
SpringMVC权限管理
查看>>
spring 整合 redis 配置
查看>>
cacti分组发飞信模块开发
查看>>
浅析LUA中游戏脚本语言之魔兽世界
查看>>
飞翔的秘密
查看>>
Red Hat 安装源包出错 Package xxx.rpm is not signed
查看>>
编译安装mysql-5.6.16.tar.gz
查看>>
活在当下
查看>>